
【Verilog】Verilog定义二维数组(2D Array)
·
目录
定义的种类
首先看几组定义类型
第一种
定义一个位宽为8的 data1(reg) 和 data2(wire) 的变量。
reg [7:0] data1;
wire [7:0] data2;
赋值方法
如果要对其进行赋值等操作,可以用 always 块进行赋值,或者利用 assign 语句。
第二种
定义一个一维数组
将内存定义为一个 reg 类型的一维数组,这个数组中的任何一个单元都可以通过一个下标去访问。这样的数组的定义方式如下:
reg [7:0] data [255:0];
其中 [7:0] 表示一维数组中的每个元素的位宽大小,而在变量后面的 [255:0] ,表示的却不是位宽大小,它表示的是所创建的数组的深度,也就是一维数组中的元素大小,也可以称作为数组的容量大小。
赋值方法
直接访问数组中元素的下标即可,下面的代码表示的是将数字1赋值到一维数组中的第一个元素。
reg [7:0] data [255:0];
data[0] = 1;
第三种
定义一个二维数组,也可以说是一种向量。
这种定义方式比较少见,因为一般在Verilog代码不会涉及到二维数组的定义,这种定义方法和C语言很类似,它所表达的含义也是向内存取得一块行256、列256,每个位宽为8的二维数组,这种定义方法是我在做矩阵运算的时候发现的,这样定义一个二维数组就可以将矩阵中的数值映射到二维数组的每一个空间中,从另一方面来看,矩阵也可以看做成一个二维数组。
reg [7:0] data [255:0] [255:0];
赋值方法
错误方法:
reg [7:0] data [255:0] [255:0];
assign data[0] = 1;
这样赋值会报错。
首先,不能用 assign 对 reg 型的赋值。assign 类型针对于 wire 类型,而不是 reg 类型。要对一个reg 类型进行操作,需要在一个逻辑块内的语句像always块一样。
正确方法:
reg [7:0] b [0:3] [0:3];
initial begin
// using 2D
for (int i=0; i<=3; i++)
for (int j=0; j<=3; j++)
b[i][j] = i*j;
end
推荐内容
阅读全文
AI总结
更多推荐
相关推荐
查看更多
public-apis

这个项目收集了大量公开可用的API接口,适合开发者查找和利用各类公开API来快速构建应用程序或获取所需数据,覆盖范围广泛,从社交、新闻到天气、地图等各种领域。
KrillinAI

基于AI大模型的视频翻译和配音工具,专业级翻译,一键部署全流程
Pake

利用 Rust 轻松构建轻量级多端桌面应用
热门开源项目
活动日历
查看更多
直播时间 2025-04-25 15:00:00


直播时间 2025-04-23 19:00:00

GitTalk:国内首个微服务编排框架Juggle实战解析
直播时间 2025-04-22 18:31:56

字节AI 黑科技!从 Manus Agent 入门 Eino
直播时间 2025-04-09 14:34:18

樱花限定季|G-Star校园行&华中师范大学专场
直播时间 2025-04-07 14:51:20

樱花限定季|G-Star校园行&华中农业大学专场
目录
所有评论(0)