logo
publist
写文章

简介

该用户还未填写简介

擅长的技术栈

可提供的服务

暂无可提供的服务

DM8168 HDVPSS的VIP Parser模块(1)

DM8168 HDVPSS的VIP Parser模块(1)

DM8168 HDVPSS的VIP Parser模块(2)

DM8168 HDVPSS的VIP Parser模块(2)

DM8168 HDVPSS的VIP Parser模块(5)

DM8168 HDVPSS的VIP Parser模块(5)

HDVPPS(part)

High-DefinitionVideo Processing Subsystem (HDVPSS)这一章介绍了高清视频处理子系统(HDVPSS)。2.1导论2.1.1 简介HDVPSS 使用TI开发的算法,灵活的复合和融合引擎,各种高质量外部视频接口,实现视频/图像显示和采集处理功能。2.1.3 缩略语名称定义

#算法
DM8168 HDVPSS中的显示输出

我们可以发现有3个高清视频编码器(HD_VENC:HDMI、DVO2、HDCOMP)和1个标清编码器(SD_VENC),HD_VENC将来自COMP模块的视频数据进行编码,送到30bit宽的DVO(数字视频输出)端口。并产生视频信号。

DM8168的互连与内存映射

DM8168的互连与内存映射DM8168是多处理器系统,每个子系统或处理器都有自己的内存和内存映射的寄存器。为了简化软件开发,使用一个统一的内存映射,这样从所有总线Master方来看芯片资源具有了一致性。整个系统内存映射被划分为4个1GB的quadrant,用于目标地址空间的定位。4个quadrant:Q0、Q1、Q2和Q3总计4-GB 的32位地址空间。(HDVPSS包括一个第33位地址

AM5728概述(3)

1.3.5 IVA-HD子系统IVA-HD子系统是一组视频编解码硬件加速器,其所支持的Codecs可以见软件SDK文档。注:目前Linux SDK文档上说:视频解码支持H264、MPEG4、MPEG2和VC1;视频编码支持H264和MPEG4;图像解码JPEG。1.3.6显示子系统(DSS)显示子系统提供控制信号,这些信号是设备系统内存帧缓冲(SDR

到底了