logo
publist
写文章

简介

该用户还未填写简介

擅长的技术栈

可提供的服务

暂无可提供的服务

深度学习笔记

目录什么是深度学习简介释义深度学习典型模型卷积神经网络模型深度信任网络模型堆栈自编码网络模型深度学习框架TensorflowCaffeMicrosoft Cognitive Toolkit / CNTK火炬/ PyTorchMXNet深度神经网络的模块1. 深度神经网络的基本零件1....

#深度学习
超低功耗研发-STM32L151C8T6芯片(二)低功耗模式

默认情况下,系统复位后,控制器运行在RUN模式,在RUN模式下,CPU的时钟是由HCLK提供,如果CPU不需要一直保持运行 状态,是可以设置控制器为其他几种低功耗模式,比如,当控制器需要等待一个 外部中断事件时。这取决于用户选择合适的工作模式。该芯片具有5种低功耗模式:① 低功耗运行模式:低功耗运行模式:适配器处于低电压模式,时钟频率限制在低频,部分外围的使用也受限。② 睡眠模式:Cortex-M

超低功耗研发-STM32L151C8T6芯片(四)串口接收唤醒机制、注意事项、C代码

在前面的文章中,详细分析了STM32L151 的 低功耗的各种概念和相关知识,在应用中,还有一种常见的需求,就是CPU被外部唤醒。 RTC唤醒是用于正常的业务需求,而外部唤醒也是需要的,比如说我们需要将CPU唤醒,与CPU进行通信,实现一些参数的配置。总的来讲,CPU唤醒,是需要外部中断的,即便是RTC唤醒机制,本质上也是通过外部中断EXTI来 实现的,所以思路就是触发外部中断,方式有很多种, 我

超低功耗研发-STM32L151C8T6芯片(三)RTC自动唤醒机制

超低功耗产品必然涉及到“唤醒”机制,唤醒后执行正常的功能代码,这个“唤醒”动作有多种,基本上有:外部中断中断事件RTC自动唤醒等外部中断多是 IO口中断 ,比如 按键触发 ,而RTC自动中断相比较“智能”一些,倒计时一定时间后,自动唤醒CPU,所以RTC自动唤醒基本上就是为 超低功耗定制 的,用起来非常方便,先看下STM32L151的RTC系统时钟树:上图中的WUTR就是wake up auto-

Win10系统ISE 14.7打开IMPACT:Can not find cable

设计上逻辑问题还能仿真,调试进行查找,但硬件连接出问题着实让人头疼。拿出以前入手的AX309板子在跑着玩时候,(ISE14.7)又出现打开IMPACT却找不到设备的情况,这个情况很早就出现过,上网查了说什么Win10系统的问题,老会自动去改下载线的驱动,最后也不知道啥情况反正时不时就出现,下次就又好了。已经试过在设备管理器中卸载驱动,然后插上下载线系统自动安装,但还是不...

CRC校验原理

线性分组码中有一种重要的码称为循环码(Cyclic code),这种码编码和解码都不太复杂,而且检(纠)错能力较强。循环码除了具有线性分组码的一般性质外,还具有循环性。循环性是指任一码组循环一位以后(即将最右端的一个码元移至左端,或反之)以后,仍然为该码中的一个码组什么是CRC校验?CRC即循环冗余校验码:是数据通信领域中最常用的一种查错校验码;其特征是信息字段和校验字段的长度可以...

数电基础:触发器&寄存器

1、锁存器(latch)是电平触发单元,数据存储的动作取决于输入时钟(或使能)信号的电平值,仅当锁存器处于使能状态时,输出才会随着数据的输入发生变化。简单说:两输入信号为使能信号EN,数据输入信号DATA_IN,以及一个输出信号Q,它的功能就是在EN有效的时候把输入数据DATA_IN的值传给Q,EN无效的时候就保持原有输出状态,直到EN再次有效,这就是锁存过程。也称透明...

数电基础:时序逻辑电路的时序分析

目录1.组合逻辑延迟2.时钟输出延迟Tco3.同步系统中时钟频率3.1 建立时间与保持时间都满足3.2建立/保持时间不满足(1) Tcomb太大导致建立时间不满足(2) 器件的固有保持时间增大(老化)使得保持时间违例4. 时钟偏斜及其影响4.1时钟偏斜的物理意义4.2 时钟偏斜对时序的影响(1) 对于未引入时钟偏斜时,保持时间与建立时间均不为例必...

超低功耗研发-STM32L151C8T6芯片(五)低功耗设计总结

通过前面的讲解,基本上对于STM32L系列低功耗原理有了一些的认知,单纯的讲CPU的低功耗是没有太大的意义的,毕竟我们的实际工程项目不可能是一个单独的核心板,是必须要添加一些外围功能的,下面我们就从硬件、软件设计上做一些 总结。一、硬件设计硬件设计的总则是选用低功耗的设计方案,器件能少绝对不多,多一个器件,就多一份消耗,我们具体来分析,低功耗硬件设计方案:1、DC-DC电源部分(1)选用低压降、超

Linux系统下FPGA开发——(1)相关介绍

谢邀,”在linux下开发FPGA,有什么软件推荐吗?“。FPGA的开发分工比较多。如果你指的仅仅是HDL,那还真不推荐用Linux,还是Windows下更省心省事。遇到的坑更少。 但如果是走SOC和Linux。 可能这个还真没有其他平台的开发工具可选。如果你非要体验Linux下的FPGA HDL开发。 可以选择Xilinx公司的Vivado。 对Linux支持较好。当然,还是推荐在W...

    共 27 条
  • 1
  • 2
  • 3
  • 请选择