logo
publist
写文章

简介

该用户还未填写简介

擅长的技术栈

可提供的服务

暂无可提供的服务

PCIe学习笔记(一)-------1.4 PCIe体系结构

目录1,PCIe体系结构1.1,Transaction Layer1.2,Data Link Layer1.3,Physical Layer1,PCIe体系结构前文已经说了PCIe可以分为三个层次:Transaction Layer,Data Link Layer,Physical Layer。下图中为PCIe设备层的详细模块图,左半部分为发送,右半部分为接收,两边有所区别。下文将分别对三个层次的

linux中vim/gvim的安装与verilog,systemverilog语法高亮显示

linux中vim/gvim的安装参考如下链接:https://blog.csdn.net/Stone_Age/article/details/47276995?utm_source=blogxgwz8安装完后,在用户目录下vim和gvim都能正常使用。但不能进行systemverilog语法高亮,参考网上的一些高亮做法,一直会报错。安装后我出现了backspace不能...

#linux
PCIe学习笔记(二)-------2.2 PCI Header(BAR大小、MEM与IO范围、总线号)

目录1,PCI Header2,BAR(Base Address Register)2.1,BAR的属性2.1.1,MEM BAR2.1.2,IO BAR2.2,BAR的大小3,MEM地址与IO地址范围3.1,prefetchable memory range3.2,non-prefetchable memory range3.3,IO Range4,总线号1,PCI HeaderPCIe配置空间

PCIe学习笔记(一)-------1.3 PCIe数据包(TLP,DLLP,PLP)

1,PCIe的层次结构PICe设备在硬件电路上可以分为三个层次结构:事务层(Transaction Layer)、数据链路层(Data Link Layer)、物理层(Physical)。每一个层次又可以分为两个部分,分别为处理发送和处理接收的部分。也可以分为四个层次,将事务层以上的层次称为软件层(Software Layer)。2,PCIe数据包前面已经说过PCIe之间是以数据包的形式来传输数据

PCIe学习笔记(一)-------1.2 PCIe总线简介

1,PCIe概览PCIe是第三代外围设备总线,英文缩写为PCIe或者PCI Express。PCIe是点对点,全双工的差分传输信号总线。点对点互连表示链路上的电气负载有限,从而使发送和接收频率可扩展到更高。PCIe目前成熟的版本有GEN1,GEN2,GEN3,GEN4和GEN5,每一代相较上一代传输速率和传输带宽都有了很大幅度的提升。PCIe每个Function的配置空间从PCI的256B扩展到了

centos8 安装gcc4.8.5/g++4.8.5【实测经验】

目录1,先安装高版本gcc2,安装gcc4.8.52.1,下载gcc4.8.5源码2.2,编译&&安装3,建立gcc的软连接4,编译gcc4.8.5中的错误4.1,错误14.2,错误24.3,错误34.4,错误44.5,错误54.6,错误6本人搭建工作站的时候,vcs需要使用到gcc,而且高版本的还不行,故在centos8中安装gcc4.8.5。1,先安装高版本gcc安装gcc4.

#linux
到底了