logo
publist
写文章

简介

该用户还未填写简介

擅长的技术栈

可提供的服务

暂无可提供的服务

紫光展锐数字IC笔试题

如果DFF的hold时间不满足,通常可以通过降低时钟运行速度来解决( )A 是B 不是解析:建立时间:即时钟有效沿来临之前数据需要保持稳定的最小周期,以便数据在随时钟信号采样时是准确的。保持时间:时钟有效沿来临之后数据需要保持稳定的最小时间,以便数据能够准确的被采样。建立时间和保持时间的概念相对于FPGA内部的D触发器而言的,每一款FPGA的手册中都会给出其所支持的建立保持时间的最小值。下图是Mi

环境光传感器

文章目录1. AP3216C简介1.1 AP3216C特点1.2 AP3216C框图1.3 AP3216C寄存器描述1.4 AP3216C写寄存器1.5 AP3216C读寄存器2. 程序设计1. AP3216C简介AP3216C是一款三合一环境传感器,它内部集成了:数字环境光传感器(Ambilent Light Aensors,ALS)、距离传感器(Proximity Sensor,PS)和一个红

数字温度传感器

文章目录1. DS18B20简介1.1 命令1.2 数据格式1.3 数据时序2. 程序设计1. DS18B20简介DS18B20是常用的数字温度传感器,其输出数字信号来表示温度,具有体积小,硬件开发开销低,抗干扰能力强,精度高的特点。由于封装形式多样,适用于各种狭小空间设备数字测温和控制领域,也可应用于锅炉测温,机房测温,农业大棚测温,洁净室测温,弹药库测温等各种场合。DS18B20测量温度范围为

乐鑫科技2020数字芯片

摘抄至数字芯片实验室1、设计一个序列信号发生器电路,能在CLK信号作用下周期性输出“0010110111”的序列信号2、设计一个自动饮料售卖机,共有两种饮料,其中饮料A每个10分钱,饮料B每个5分钱,硬币有5分和10分两种,并考虑找零。要求用状态机实现,定义状态,画出状态转移图,并用Verilog完整描述该模块module machine(input clk ,input rst_n ,input

FFT—音频频谱设计

文章目录1. 频谱简介1.1 FFT简介2. 程序设计2.1 系统框图2.2 源码1. 频谱简介频谱:信号的一种新的表示方法1.1 FFT简介在数字信号处理中常常需要用到离散傅里叶变换(DFT),以获取信号的频域特征。传统的DFT算法计算量大,耗时长,不利于计算机实时对信号进行处理。FFT是一种DFT的高效算法,称为快速傅里叶变换(Fast Fourier Transform),它是根据离散傅里叶

音频环回

文章目录1. WM8978简介1.1 控制接口1.2 数据传输1.3 数据时序2. 程序设计2.1 系统框图2.2 源码1. WM8978简介WM8978是一个低功耗、高质量的立体声多媒体数字信号编译码器,它结合了一个高质量的立体声音频DAC和ADC,带有灵活的音频线输入、麦克风输入和音频输出处理。其主要作用是用于便携式应用,可以应用到可携式数码摄影机或数码相机等设备。1.1 控制接口WM8978

时序约束实战篇

文章目录行万里路--时序约束实战篇1. 梳理时钟树2. 约束主时钟3. 约束衍生时钟4. 延迟约束5. 伪路径约束6. 多周期路径约束本文摘抄自:个人网站:http://www.technomania.cn/微信公众号:Quant_times、Reading_Times行万里路–时序约束实战篇我们以Vivado自带的wave_gen工程为例,该工程的各个模块的功能较为明确,如下图所示。为了引入异步

多相分解技术

文章目录1. 多相分解的概念2. 整数倍抽取器的多相结构3. 多相抽取器的MATLAB实现1. 多相分解的概念多相分解技术在多速率信号处理中有着重要的作用。使用多相分解技术可以在信号速率转换过程中去掉不必要的计算,从而大大提高运算的速度。多相分解技术可以应用在整数倍抽取、整数倍内插,以及分数倍速率转换系统中。对于一个抽取倍数为M的系统,假设抽取前的FIR滤波器长度为N,则滤波器的输入/输出关系为v

华为2020届逻辑笔试

1、十进制46.25对应的二进制表达式为()。A 101110.11B 101101.01C 101110.1D 101110.01解析:首先这个题目是由整数部分和小数不同共同组成的,整数部分的计算是最简单的,整数部分除以2得到的余数按照逆向顺序排列后就是整数部分转化为二进制后的结果,详细过程如下所示:46转化为二进制的结果就是101110小数部分的计算可能很多人记不清楚了,小数部分每次乘以2后得

时钟周期约束详细介绍

文章目录1.3 时钟周期约束**1. create_clock****2. create_generated_clock****3. set_clock_groups****4. 创建虚拟时钟**本文摘抄自:个人网站:http://www.technomania.cn/微信公众号:Quant_times、Reading_Times1.3 时钟周期约束时钟周期约束,顾名思义,就是我们对时钟的周期进行

    共 16 条
  • 1
  • 2
  • 请选择